工具箱 活动 做种: 0 下载: 0|分享率(上传量/下载量): 2951.772 上传量: 77.22 TB 下载量: 26.78 GB 积分: 1516742.61 消息(0) 细语 客户端|RSS
返回顶部
本站定于2020年11月26日24:00关站,请大家提前下载收藏自己所需的资料。有缘再见!

种子信息

[Xilinx_Vivado][2018.2][All_OS][EN][zip]

[ 不计下载量 ]

选择操作: 种子下载 | 加入收藏 | | ( 编辑种子 )
文件名: ZiJingBT.Xilinx_Vivado_SDK_2018.2_0614_1954.torrent
种子名称: Xilinx_Vivado_SDK_2018.2_0614_1954.zip
信息: 大小: 17.10 GB | 文件数: 1 | Info Hash: 5e781561d883a31cea8f46880f0307d197cc5b63
类别: 软件 | Minaduki (广大站友) 上传于 2018-09-12 22:08:06
活跃度: 做种(1)/下载(0) | 完成下载 (80) (最近一次活动时间 2020-11-20 18:51:59 / 种子活动时间 2020-11-20 18:51:59)
字幕:
license.zip: license.zip (Minaduki) [编辑]
上传字幕:
便笺:
内容简介: 由官方tar.gz文件解压后重新打包而来,压缩包内已包含破解文件,请在安装进程结束后导入即可

应同学要求,已经将license文件单独传到了附件里,方便直接下载。

现已通过 Vivado® Design Suite HLx 2018.2 版提供:
采用单核处理器(Z-7007S,Z-7012S,Z-7014S)的 Zynq-7000 器件的部分重配置支持
Model Composer 中的新颜色检测示例和新线性代数块(QR inverse)
Vivado HLS 中的新计划查看器以图形方式显示操作和控制步骤的依赖关系
System Generator 中的 Zynq UltraScale+ RFSoC 量产器件支持
该版本中引入的生产器件
Zynq UltraScale+ RFSoC:    XCZU21DR (-1,-2,-2LE), XCZU25DR (-1,-2,-2LE), XCZU27DR (-1,-2,-2LE), XCZU28DR (-1,-2,-2LE), XCZU29DR (-1,-2,-2LE)
Zynq UltraScale+ MPSoC:    XAZU4EV (-1,-1L,-1Q), XAZU5EV (-1,-1L,-1Q), XQZU5EG (-1M), XQZU5EV (-1M)
Artix®-7 和 Spartan®-7:     XC7S6 (-1,-2,-1L), XC7S15 (-1,-2,-1L), XC7A25T (-3), XC7A12T (-3)
WebPACK 的全新器件现已推出
XA Zynq Ultrascale+ MPSoC: XAZU4EV, XAZU5EV
Spartan-7: XC7S6, XC7S15
了解更多信息,请访问 Vivado 2018.2 发布说明。

Vivado设计套件,是FPGA厂商赛灵思公司2012年发布的集成设计环境。包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。这也是一个基于AMBA AXI4 互联规范、IP-XACT IP封装元数据、工具命令语言(TCL)、Synopsys 系统约束(SDC) 以及其它有助于根据客户需求量身定制设计流程并符合业界标准的开放式环境。赛灵思构建的的Vivado 工具把各类可编程技术结合在一起,能够扩展多达1 亿个等效ASIC 门的设计。

专注于集成的组件——为了解决集成的瓶颈问题,Vivado 设计套件采用了用于快速综合和验证C 语言算法IP 的ESL 设计,实现重用的标准算法和RTL IP 封装技术,标准IP 封装和各类系统构建模块的系统集成,模块和系统验证的仿真速度提高了3 倍,与此同时,硬件协仿真性能提升了100倍。
专注于实现的组件——为了解决实现的瓶颈,Vivado工具采用层次化器件编辑器和布局规划器、速度提升了3 至15 倍,且为SystemVerilog 提供了业界最好支持的逻辑综合工具、速度提升4 倍且确定性更高的布局布线引擎,以及通过分析技术可最小化时序、线长、路由拥堵等多个变量的“成本”函数。此外,增量式流程能让工程变更通知单(ECO) 的任何修改只需对设计的一小部分进行重新实现就能快速处理,同时确保性能不受影响。最后,Vivado 工具通过利用最新共享的可扩展数据模型,能够估算设计流程各个阶段的功耗、时序和占用面积,从而达到预先分析,进而优化自动化时钟门等集成功能。

image

image

image
感谢者: 葛荣存, 宫本拓虚, 13772198558, Brilliantan, , xkl456789, 冰墨魂, NOVADZY, yingxx, wx1993410, qwfb, qf129, 风之子, 许黎之, 张扬, justintimberlake, hchsoon
(已有 17 人表达了感谢)

种子内容

文件 大小
Xilinx_Vivado_SDK_2018.2_0614_1954.zip 17.10 GB

评论页

评论

评论 #126856 由 Brilliantan (广大站友) 于 2018-10-17 07:59:27 发表 [回复] [引用] 1 楼
Minaduki大佬
评论 #126862 由 Minaduki (广大站友) 于 2018-10-17 14:48:01 发表 [回复] [引用] 2 楼
------ 回复: Brilliantan(#126856) ------
Brilliantan大佬
评论 #129964 由 BIGWJZ (广大站友) 于 2019-05-17 17:04:06 发表 [回复] [引用] 3 楼
Minaduki TQL DALAODALAO
评论 #132731 由 njulsls (广大站友) 于 2019-11-05 20:03:57 发表 [回复] [引用] 4 楼

发表评论